Flip Flop < Elektrotechnik < Ingenieurwiss. < Vorhilfe
|
Status: |
(Frage) beantwortet | Datum: | 09:02 Mo 20.12.2010 | Autor: | Michi_ |
hallo,
hallo ich verstehe das beigefügte flip-flop nicht. Gegeben ist nur der takt
rythmus und die eingangssignale auf x.
y1 u y2 wären am impulsdiagramm zu ermitteln!
...
also bei der ersten positiven taktflanke bekomme ich das datenpacket von x auf y1 (vergleiche ich die beiden sind die aber unterschiedlich groß( wie können aus 3,5 bit -> 4bit werden??) zur gleichen zeit bekomme ich am ausgang y2 den negierten wert von y1.
nun sind da aber noch zwei weitere einzelne daten am eingang, wieso tauchen die erst später auf, obwohl die am eingang eigentlich schon früher
bereitgestellt wurden - weil der ausgang zu der zeit noch belegt ist?
welche aufgabe hat das negierte takteinganssignal bei c1?
danke
michi
Dateianhänge: Anhang Nr. 1 (Typ: pdf) [nicht öffentlich]
|
|
|
|
> hallo,
>
> hallo ich verstehe das beigefügte flip-flop nicht. Gegeben
> ist nur der takt
> rythmus und die eingangssignale auf x.
>
> y1 u y2 wären am impulsdiagramm zu ermitteln!
>
> ...
>
> also bei der ersten positiven taktflanke bekomme ich das
> datenpacket von x auf y1 (vergleiche ich die beiden sind
> die aber unterschiedlich groß( wie können aus 3,5 bit ->
> 4bit werden??) zur gleichen zeit bekomme ich am ausgang y2
> den negierten wert von y1.
>
> nun sind da aber noch zwei weitere einzelne daten am
> eingang, wieso tauchen die erst später auf, obwohl die am
> eingang eigentlich schon früher
> bereitgestellt wurden - weil der ausgang zu der zeit noch
> belegt ist?
>
> welche aufgabe hat das negierte takteinganssignal bei c1?
>
> danke
> michi
führe doch als hilfsgrösse [mm] \overline{T} [/mm] ein, wobei man das sich noch so vorstellen kann, und evtl Q1 als ausgang des 1. flipflops. der rest sind dann nur elementare überlegungen
gruß tee
|
|
|
|
|
Status: |
(Frage) beantwortet | Datum: | 16:48 Mo 20.12.2010 | Autor: | Michi_ |
okay.
danke
also Q ist der ausgang des ersten flf und dann schließlich eingang vom
zweiten.
die positive taktflanke veranlasst flipflop 2 zur datenaufnahme und die negative nach dem bit zur datenabgabe. am ausgang von ff-2 sind zwei ausgänge y1 und y2 . y1 bekommt bei positiver takflanke ein positives datenpaket und y2 bekommt bei negativer taktflanke im anschluss (durch invertierung) ein positives datenpacket. Sobald der Datentransfer von der ersten Datei abgeschlossen ist, können die anderen arbeitsaufträge die schon in der warteschleife stehen im anschluss erledigt werden...
kann ich es mir so vorstellen..
|
|
|
|
|
Status: |
(Antwort) fertig | Datum: | 17:32 Mo 20.12.2010 | Autor: | Infinit |
Hallo michi,
so kannst Du die die Sache vorstellen. Denke aber bitte nicht in Bits, das Eingangssignal ist ein Signal mit zwei Zuständen, High und Low, dessen Pegel an den Ausgang dieser Schaltung gelangt.
Viele Grüße,
Infinit
|
|
|
|
|
Status: |
(Mitteilung) Reaktion unnötig | Datum: | 18:04 Mo 20.12.2010 | Autor: | Michi_ |
okay also logisch 1 oder logisch 0 bzw. hochohmig wenn kein taktsignal läuft..
nochmals danke
|
|
|
|